catchall.co.kr [공학] 회로이론(理論) 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF > catchall7 | catchall.co.kr report

[공학] 회로이론(理論) 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF > catchall7

본문 바로가기

뒤로가기 catchall7

[공학] 회로이론(理論) 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF

페이지 정보

작성일 22-10-08 21:46

본문




Download : [공학] 회로이론 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF.hwp






2. 고역 통과 필터 회로 분석

2-1. R-C 회로
(이 회로에서의 소자 값들은 이 보고서에서의 값들과 무관하다. 임의로 커패시터 값을 정한 후 저항 값을 구하여 납땝하기 전에 브래드 보드 판에 실험 해 본다. 윗부분이 HPF 이고, 아래 부분이 BP…(drop)




[공학] 회로이론 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF , [공학] 회로이론 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF공학기술레포트 , 공학 회로이론 설계 고역 통과 필터 설계 High Pass Filter Design HPF




설명

[공학] 회로이론(理論) 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF




[공학]%20회로이론%20설계%20-%20고역%20통과%20필터%20설계(High%20Pass%20Filter%20Design),%20HPF_hwp_01.gif [공학]%20회로이론%20설계%20-%20고역%20통과%20필터%20설계(High%20Pass%20Filter%20Design),%20HPF_hwp_02.gif [공학]%20회로이론%20설계%20-%20고역%20통과%20필터%20설계(High%20Pass%20Filter%20Design),%20HPF_hwp_03.gif [공학]%20회로이론%20설계%20-%20고역%20통과%20필터%20설계(High%20Pass%20Filter%20Design),%20HPF_hwp_04.gif


다.레포트/공학기술

Download : [공학] 회로이론 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF.hwp( 36 )




순서
[공학] 회로이론(理論) 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF
공학,회로이론,설계,고역,통과,필터,설계,High,Pass,Filter,Design,HPF,공학기술,레포트

회로theory 설계 - 고역 통과 필터 설계(High Pass Filter Design), HPF

[1] 설계해결해야할문제의 목표(goal):
1. 고역 통과 필터에 대한 이해
2. 고역 통과 필터에서 주파수 變化(변화)에 따른 이득에 대한 이해
3. 고역 통과 필터의 설계과정에 대한 이해를 증진

[2] 설계스펙
1. 고역통과 필터
- 차단 주파수 : 80kHz
32 사용할 CAD도구; OrCAD PSPICE

1. 서 론

고역 통과 필터란 차단 주파수(통과대와 감쇠대와의 경계주파수)보다 높은 주파수의 신호는 감쇠 없이 통과하지만 이보다 낮은 주파수 신호에 관련되어는 감쇄를 주도록 한 필터를 말한다. 계산하기 쉽도록 커패시터 C 값을 1nF으로 둔다. 계산 값으로 커패시터는 1nF이였지만 1nF이 없어서 0.47nF을 병렬 연결하여서 1nF을 대체하였습니다.
고역 통과 필터의 그래프는 수업 시간에 배운 바와 같이 계속 증가하다가 일정 부분에서 기울기가 줄어든다.
차단 주파수 80kHz를 맞추기 위하여 formula을 이용한다.
Step2: 이므로 저항 R 값은
Step3:

4. CAD 도구(OrCAD-SPICE)를 이용한 설계과정과 결과

5. conclusion(결론)

⇒바로 납땜해서 제작하기에 앞서 Pspice 시뮬레이션을 돌린 회로도를 구성한 결과 peak 지점에서 약 3dB (0.707V)되는 지점 대략 차단주파수가 대략 83kHZ로 나타남을 확인 할 수 있었습니다.

3. theory 적인 설계과정

Step1: 이다.)
formula을 사용하여 차단주파수가 80kHz일 때, 커패시터 값을 임의로 지정하고 저항 값을 계산한다.

⇒실제로 납땜하여 회로를 제작 하였습니다.
전체 12,750건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © catchall.co.kr. All rights reserved.
PC 버전으로 보기