catchall.co.kr 디지털 논리 설계 - Altera Max+plus II 스탑워치 설계 > catchall8 | catchall.co.kr report

디지털 논리 설계 - Altera Max+plus II 스탑워치 설계 > catchall8

본문 바로가기

뒤로가기 catchall8

디지털 논리 설계 - Altera Max+plus II 스탑워치 설계

페이지 정보

작성일 23-02-10 02:01

본문




Download : 디지털 논리 설계 - Altera.pptx




`
- START_STOP : 시간증가 / 정지모드 입력
00:00 → 00:99 → 01:00 → 59:99
00(초):00(.00초)
- SEC_10_D : 초단위 10의자리 출력


레포트 > 공학,기술계열
Altera Max+plus II 프로그램을
다. 모든 출력이 0으로 리셋
- CLEAR : 클리어입력, 0이 되면

Download : 디지털 논리 설계 - Altera.pptx( 15 )


실제 상품화 될 수 있는 하드웨어를
입 력
② 시간 증가모드

① 초기 설정 : 초기에 표시되는 값은
- CLK : 클럭입력 (100Hz)





디지털 논리 설계 - Altera Max+plus II 스탑워치 설계
디지털 논리 설계, Altera Max+plus,스탑워치 설계
순서


설명

상세 說明(설명)
으로 리셋

- SEC_1_D : 초단위 1의자리 출력



- mSEC_1_D : 0.01초단위 출력


강의시간에 배운 理論(이론)을 바탕으로

③ CLR 버튼이 눌러지면 초기값인 00:00


START_STOP이 1이면 증가모드로 전환
사용하여 설계한 팀 프로젝트

디지털 논리 설계 -  Altera-5544_01.jpg 디지털 논리 설계 -  Altera-5544_02_.jpg 디지털 논리 설계 -  Altera-5544_03_.jpg 디지털 논리 설계 -  Altera-5544_04_.jpg 디지털 논리 설계 -  Altera-5544_05_.jpg
→ 00:00
- mSEC_10_D : 0.1초단위 출력
0일때 정지모드, 1일때 증가모드
출 력



강의시간에 배운 이론을 바탕으로 실제 상품화 될 수 있는 하드웨어를 Altera Max+plus II 프로그램을 사용하여 설계한 팀 프로젝트 결과입니다.`
결과입니다.
전체 12,779건 1 페이지
해당자료의 저작권은 각 업로더에게 있습니다.

evga.co.kr 은 통신판매중개자이며 통신판매의 당사자가 아닙니다.
따라서 상품·거래정보 및 거래에 대하여 책임을 지지 않습니다.
Copyright © catchall.co.kr. All rights reserved.
PC 버전으로 보기